000 02290nam a22003737a 4500
999 _c29848
_d29848
005 20250213092408.0
008 181206b sp a|||| |||| 00| 0 spa d
020 _a8448146425
040 _aUNAMBA
_bspa
_cBiblioteca Central
_erda
041 _aspa
082 _a004.22
_bS47
_d02
100 _aShen, John Paul
_eAutor
245 _aArquitectura de Computadores /
_cJohn Paul Shen, Mikko H. Lipasti
_h[Impreso]
250 _aPrimera edición
264 _aMadrid - España:
_bMcGraw-Hill/Interamericana,
_c2006
300 _axxi, 641 páginas
_b: Ilustraciones, figuras, tablas
_c; 19.5 x 25 centímetros.
506 _aSala general / a domicilio
520 _aEste libro es compendio de muchas técnicas, que tienen como fin obtener un mayor paralelismo a nivel de instrucción (ILP) y lograr un mejor rendimiento del procesador, que se han propuesto e implementado en las maquinas reales. También se incluyen en este libro otras técnicas avanzadas que tienen su origen en recientes esfuerzos de investigación mas allá del ILP con el fin de aprovechar el paralelismo a nivel de hebra (TLP). Todas estas técnicas, así como los principios básicos que subyacen a las mismas, se organizan y presentan dentro de un marco de trabajo claro que permite una sencilla comprensión. El texto esta pensando para un curso de arquitectura de computadores o para un curso especifico en diseño de procesadores superescalares. Esta escrito a un nivel pensado tanto para señiors como para estudiantes de grado y también es apropiado para su utilización en el entorno profesional.
526 _aE.A.P. Ingeniería de Informática y Sistemas
534 _bMcGraw-Hill Companies
_n0070570647
546 _aTexto en español
650 0 _917148
_aARQUITECTURA DE COMPUTADORES
651 _aESPAÑA, COLOMBIA, ARGENTINA
700 _917149
_aLipasti, Mikko H.
_eAutor
700 _917150
_aSánchez García, José Ignacio
_eTraductor
700 _917151
_aCarretero Pérez, Jesús
_eRevisor Técnico
900 _bLIB
910 _aSara Noemi Aldazabal Carrión
_b06/12/2018
942 _2ddc
_a109201BCSGSC
_cLIB