Vázquez del Real, Javier
Circuitos Lógicos Digitales: del diseño al experimento / Impreso Javier Vázquez del Real - Segunda edición - 384 páginas :ilustraciones gráficos byn, cuadros ; 17 x 24 centímetros
Incluye datos curriculares del autor
Parte 1 Familias lógicas -- Puertas lógicas TTL -- Puertas lógicas CMOS -- Parte 2.- Lógica combinacional -- Decodificador binario básico de 2 a 4 -- Síntesis óptima de circuitos combinacionales -- Sumador completo, generador de paridad y conversores de código -- Decodificador binario de 2 a 4 con control de polaridad -- Diseño lógico con el multiplexor 74 x 151-- Unidad aritmética de cuatro bits con el 74 x 283 Parte 3.- Lógico secuencial -- Generación de señal de reloj con circuitos astables -- Con
tador módulo 8 con el 74 x 90 -- Segundero con contadores modulares -- Generador de números seudoaleatorios -- Autómatas de estados finitos de Mealy y de Moore -- Biestables asíncronos -- Divisor de frecuencia asíncrono.
Este texto contiene casos de estudio sobre diseño lógico digital que se expone paso a paso en capítulos individuales elaborados a modos de sesiones prácticas.
Texto en español
9789587786743
DISEÑO LÓGICO
CIRCUITOS LÓGICOS
621.395 / V35 2020
Circuitos Lógicos Digitales: del diseño al experimento / Impreso Javier Vázquez del Real - Segunda edición - 384 páginas :ilustraciones gráficos byn, cuadros ; 17 x 24 centímetros
Incluye datos curriculares del autor
Parte 1 Familias lógicas -- Puertas lógicas TTL -- Puertas lógicas CMOS -- Parte 2.- Lógica combinacional -- Decodificador binario básico de 2 a 4 -- Síntesis óptima de circuitos combinacionales -- Sumador completo, generador de paridad y conversores de código -- Decodificador binario de 2 a 4 con control de polaridad -- Diseño lógico con el multiplexor 74 x 151-- Unidad aritmética de cuatro bits con el 74 x 283 Parte 3.- Lógico secuencial -- Generación de señal de reloj con circuitos astables -- Con
tador módulo 8 con el 74 x 90 -- Segundero con contadores modulares -- Generador de números seudoaleatorios -- Autómatas de estados finitos de Mealy y de Moore -- Biestables asíncronos -- Divisor de frecuencia asíncrono.
Este texto contiene casos de estudio sobre diseño lógico digital que se expone paso a paso en capítulos individuales elaborados a modos de sesiones prácticas.
Texto en español
9789587786743
DISEÑO LÓGICO
CIRCUITOS LÓGICOS
621.395 / V35 2020