Universidad Nacional Micaela Bastidas, Licenciada por SUNEDU, por Calidad Educativa y Excelencia Académica
Vista normal Vista MARC Vista ISBD

Circuitos Lógicos Digitales: del diseño al experimento / Javier Vázquez del Real Impreso

Por: Vázquez del Real, Javier [Autor].
Tipo de material: TextoTextoBogotá - Colombia Alpha Editorial 2020Edición: Segunda edición.Descripción: 384 páginas :ilustraciones gráficos byn, cuadros ; 17 x 24 centímetros.ISBN: 9789587786743.Tema(s): DISEÑO LÓGICO | CIRCUITOS LÓGICOSClasificación CDD: 621.395
Contenidos:
Parte 1 Familias lógicas -- Puertas lógicas TTL -- Puertas lógicas CMOS -- Parte 2.- Lógica combinacional -- Decodificador binario básico de 2 a 4 -- Síntesis óptima de circuitos combinacionales -- Sumador completo, generador de paridad y conversores de código -- Decodificador binario de 2 a 4 con control de polaridad -- Diseño lógico con el multiplexor 74 x 151-- Unidad aritmética de cuatro bits con el 74 x 283 Parte 3.- Lógico secuencial -- Generación de señal de reloj con circuitos astables -- Con tador módulo 8 con el 74 x 90 -- Segundero con contadores modulares -- Generador de números seudoaleatorios -- Autómatas de estados finitos de Mealy y de Moore -- Biestables asíncronos -- Divisor de frecuencia asíncrono.
Resumen: Este texto contiene casos de estudio sobre diseño lógico digital que se expone paso a paso en capítulos individuales elaborados a modos de sesiones prácticas.
Etiquetas de esta biblioteca: No hay etiquetas de esta biblioteca para este título. Ingresar para agregar etiquetas.
    valoración media: 0.0 (0 votos)
Tipo de ítem Ubicación actual Signatura Copia número Estado Fecha de vencimiento Código de barras Reserva de ítems
Libros Libros BIB Especializada de EAP de Ingeniería Informática y Sistemas
621 V38 2020 (Navegar estantería) 1 Disponible SK07SEL02014
Total de reservas: 0

Incluye datos curriculares del autor

Parte 1 Familias lógicas -- Puertas lógicas TTL -- Puertas lógicas CMOS -- Parte 2.- Lógica combinacional -- Decodificador binario básico de 2 a 4 -- Síntesis óptima de circuitos combinacionales -- Sumador completo, generador de paridad y conversores de código -- Decodificador binario de 2 a 4 con control de polaridad -- Diseño lógico con el multiplexor 74 x 151-- Unidad aritmética de cuatro bits con el 74 x 283 Parte 3.- Lógico secuencial -- Generación de señal de reloj con circuitos astables -- Con
tador módulo 8 con el 74 x 90 -- Segundero con contadores modulares -- Generador de números seudoaleatorios -- Autómatas de estados finitos de Mealy y de Moore -- Biestables asíncronos -- Divisor de frecuencia asíncrono.

Este texto contiene casos de estudio sobre diseño lógico digital que se expone paso a paso en capítulos individuales elaborados a modos de sesiones prácticas.

Texto en español

No hay comentarios para este ejemplar.

Ingresar a su cuenta para colocar un comentario.

Contacto

Con tecnología Koha