Circuitos Lógicos Digitales: del diseño al experimento / Javier Vázquez del Real Impreso
Por: Vázquez del Real, Javier [Autor].
Tipo de material:


Tipo de ítem | Ubicación actual | Signatura | Copia número | Estado | Fecha de vencimiento | Código de barras | Reserva de ítems |
---|---|---|---|---|---|---|---|
![]() |
BIB Especializada de EAP de Ingeniería Informática y Sistemas | 621 V38 2020 (Navegar estantería) | 1 | Disponible | SK07SEL02014 |
Navegando BIB Especializada de EAP de Ingeniería Informática y Sistemas Estantes Cerrar el navegador de estanterías
![]() |
![]() |
![]() |
![]() |
![]() |
![]() |
![]() |
||
537 / G96 Experimentos de Electricidad Básica / | 621 / F66 Fundamentos de Sistemas Digitales / | 621 / F66 Fundamentos de Sistemas Digitales / | 621 V38 2020 Circuitos Lógicos Digitales: | 621.300 / F34 Teoría de Circuitos: | 621.300 / F34 Teoría de Circuitos: | 621.300 / F34 Teoría de Circuitos: |
Incluye datos curriculares del autor
Parte 1 Familias lógicas -- Puertas lógicas TTL -- Puertas lógicas CMOS -- Parte 2.- Lógica combinacional -- Decodificador binario básico de 2 a 4 -- Síntesis óptima de circuitos combinacionales -- Sumador completo, generador de paridad y conversores de código -- Decodificador binario de 2 a 4 con control de polaridad -- Diseño lógico con el multiplexor 74 x 151-- Unidad aritmética de cuatro bits con el 74 x 283 Parte 3.- Lógico secuencial -- Generación de señal de reloj con circuitos astables -- Con
tador módulo 8 con el 74 x 90 -- Segundero con contadores modulares -- Generador de números seudoaleatorios -- Autómatas de estados finitos de Mealy y de Moore -- Biestables asíncronos -- Divisor de frecuencia asíncrono.
Este texto contiene casos de estudio sobre diseño lógico digital que se expone paso a paso en capítulos individuales elaborados a modos de sesiones prácticas.
Texto en español
No hay comentarios para este ejemplar.